Cadence推出新版Palladium Z2應用,率先支持四態(tài)硬件仿真和混合信號建模技術(shù)來(lái)加速SoC驗證

2024-01-23 來(lái)源:微波射頻網(wǎng) 字號:

內容提要

•  四態(tài)硬件仿真應用可加速需要 X 態(tài)傳播的仿真任務(wù)

•  實(shí)數建模應用可加速混合信號設計軟件仿真

•  動(dòng)態(tài)功耗分析應用可將復雜 SoC 的功耗分析任務(wù)加快 5 倍

楷登電子(美國 Cadence 公司,NASDAQ:CDNS)近日宣布推出一套新的應用,可顯著(zhù)增強旗艦產(chǎn)品 Palladium® Z2 Enterprise Emulation System 的功能。這些針對特定領(lǐng)域的應用可幫助客戶(hù)管理不斷增加的系統設計復雜性,提高系統級精度,并可加速低功耗驗證,尤其適用于一些先進(jìn)的芯片領(lǐng)域,如人工智能和機器學(xué)習(AI/ML)、超大規模和移動(dòng)通信。

當今的設計變得越來(lái)越復雜,客戶(hù)需要一流的容量、性能和調試效率來(lái)滿(mǎn)足產(chǎn)品上市時(shí)間要求。新推出的 Cadence® 應用和更新提供了業(yè)界領(lǐng)先的性能和功能,有助于輕松應對這些日益增長(cháng)的挑戰。新增的增強型 Palladium 應用包括:

•  四態(tài)硬件仿真應用:業(yè)界首創(chuàng )的四態(tài)硬件仿真功能可加速需要 X 態(tài)傳播的仿真任務(wù),例如對具有多個(gè)開(kāi)關(guān)電源域的復雜 SoC 進(jìn)行低功耗驗證。

•  實(shí)數建模應用:業(yè)內首個(gè)實(shí)數模型硬件仿真功能,可加速混合信號設計的仿真。

•  動(dòng)態(tài)功耗分析應用:新一代大規模并行架構,可對復雜的 SoC 進(jìn)行數十億邏輯門(mén)、百萬(wàn)時(shí)鐘周期的功耗分析,速度比之前的版本快 5 倍。

“為了跟上當今先進(jìn)的 SoC 設計要求,客戶(hù)需要一種能夠提供高性能的硬件仿真解決方案,同時(shí)它還要具備快速和可預測的編譯能力以及強大的調試能力,”Cadence 硬件系統驗證研發(fā)部副總裁 Dhiraj Goswami 表示,“隨著(zhù)我們推出這些新的 Palladium 應用,客戶(hù)可以加速其 X 態(tài)傳播以及混合信號的硬件仿真,這在業(yè)界尚屬首次。”

Palladium Z2 硬件仿真系統是更廣泛的 Cadence Verification Suite 驗證套件的一部分,支持公司的智能系統設計(Intelligent System Design™)戰略,旨在實(shí)現卓越的 SoC 設計。有關(guān)新發(fā)布的增強型 Palladium Z2 應用更多信息,請訪(fǎng)問(wèn) www.cadence.com/go/palladiumapps。

客戶(hù)評價(jià):

“NVIDIA 多年來(lái)一直利用 Cadence Palladium Emulation 硬件仿真平臺來(lái)完成我們的早期軟件開(kāi)發(fā)、軟硬件驗證和調試任務(wù)。我們與 Cadence 密切合作,為新的 Palladium 應用提供開(kāi)發(fā)意見(jiàn),其中就包括業(yè)界首款實(shí)數建模和四態(tài)硬件仿真應用。使用新的應用,我們可以加速和集成實(shí)數建模結構,將其作為我們大型 GPU 的一部分,提高模擬、數字和軟件行為的系統級精度,加快產(chǎn)品上市。”

- NVIDIA Corporation

硬件工程副總裁 Narendra Konda

“MediaTek 的創(chuàng )新 SoC 涵蓋移動(dòng)通信、智能家居和物聯(lián)網(wǎng)應用,為了滿(mǎn)足客戶(hù)日益增長(cháng)的性能需求,我們的 SoC 設計變得愈加復雜。與上一版本相比,Cadence 此次推出的面向 Palladium Emulation System 的新一代動(dòng)態(tài)功耗分析應用,幫助我們將先進(jìn) SoC 設計的功耗分析和直接報告生成速度提升了 5 倍。”

- MediaTek

副總監 Debra Lin

“三星需要借助一流的硬件仿真技術(shù)來(lái)開(kāi)發(fā)最先進(jìn)、最復雜的 SoC,多年來(lái)我們一直是 Cadence Palladium Emulation System 的忠實(shí)用戶(hù)。借助新的四態(tài)硬件仿真應用,我們可以加快復雜 SoC 設計的低功耗驗證,提高驗證精度和低功耗覆蓋率,同時(shí)提高整體的驗證吞吐量。”

- 三星電子

副總裁 Seonil Brian Choi

關(guān)于 Cadence

Cadence 是電子系統設計領(lǐng)域的關(guān)鍵領(lǐng)導者,擁有超過(guò) 30 年的計算軟件專(zhuān)業(yè)積累?;诠镜闹悄芟到y設計戰略,Cadence 致力于提供軟件、硬件和 IP 產(chǎn)品,助力電子設計概念成為現實(shí)。Cadence 的客戶(hù)遍布全球,皆為最具創(chuàng )新能力的企業(yè),他們向超大規模計算、5G 通訊、汽車(chē)、移動(dòng)設備、航空、消費電子、工業(yè)和醫療等最具活力的應用市場(chǎng)交付從芯片、電路板到完整系統的卓越電子產(chǎn)品。Cadence 已連續九年名列美國財富雜志評選的 100 家最適合工作的公司。如需了解更多信息,請訪(fǎng)問(wèn)公司網(wǎng)站www.cadence.com。

主題閱讀: Cadence